欢迎访问SMT设备行业平台!
头条文章
分类信息
同城好店
头条文章
搜 索
点击登录
发布信息
首页
行业资讯
本站APP下载
业务交流
达泰丰
行业资讯
>
行业动态
>
芯片垂直堆叠的优势在哪里?
芯片垂直堆叠的优势在哪里?
2024年08月21日 10:11 浏览:307 来源:小萍子
本文简单介绍了
wire bonding(打线)技术的概念和缺点,以解释为何需要
2.5D,3D IC封装。
既然有传统的打线封装,为什么还要使用2.5D,3D IC封装,优势在哪里?
什么是wire bonding(打线)?
如上图,Wire bonding 是用细金线等将芯片上的焊盘与封装基板上的引脚进行电气连接。一般的过程为第一点焊接、拉线、第二点焊接、焊线切断等步骤。
什么是垂直堆叠?
wire bonding是一种平面的封装方式。垂直堆叠一般是通过TSV转换板,TGV转换板进行的,在Z轴方向的堆叠。
wire bonding的缺点?
如上图所示,
1,由于Wire Bonding采用的是水平引线连接,信号需要通过较长的导线进行传输,这会增加信号的传输路径,从而导致信号延迟增大。
2,信号传输距离长,导致功耗增加,尤其是在高性能应用中更为显著。
3,占用的面积过大,不适用于高集成度的封装方式。
4,可靠性低,在热循环,振动等外部因素的影响下发生金线的松动或脱落。
而以TSV,TGV为主的垂直堆叠则很好地解决了上述问题。
END
转载内容仅代表作者观点
不代表中国科学院半导体所立场
头条号
小萍子
介绍
推荐头条
揭秘 BGA/LGA 焊接空洞难题:从成因到零缺陷技术全解析
小萍子
昨天 10:27
一文读懂 CSP 和 BGA 底部填充空洞问题及解决策略
小萍子
昨天 10:24
半导体后端工艺|第五篇:封装设计与分析
小萍子
昨天 10:22
芯片不怕水?
小萍子
前天 08:24
不同光刻胶的用途与技术特点
小萍子
前天 08:23
晶圆是如何制造出来的?
小萍子
前天 08:15
【微纳加工】微流控芯片加工全流程拆解
小萍子
前天 08:14
半导体工艺之沉积工艺(十)
小萍子
前天 08:12
一文读懂电子制造关键: conformal coating 全解析!
小萍子
3 天前
5nm以下缺陷检测亟需新方法
小萍子
3 天前
联系客服
返回顶部